Laporan Teknik digital JK FLIP - FLOP

17
1 BAB I PENDAHULUAN. A. Latar Belakang . Suatu rangkaian JK Flip-Flop yang dibentuk menggunakan D Flip-Flop memiliki bentuk sebagai berikut : Gambar 1 . Rangkaian JK Flip-Flop Yang Dibangun Dari D Flip-Flop Pada rangkaian ini, persamaan D mempunyai bentuk : D = JQ + J Q , sehingga diperoleh bentuk table kebenaran untuk rangkaian ini adalah sebagai berikut: Gambar 2 . Simbol JK Flip-Flop

description

File upload agus adsor

Transcript of Laporan Teknik digital JK FLIP - FLOP

Page 1: Laporan Teknik digital JK FLIP - FLOP

1

BAB I

PENDAHULUAN.

A. Latar Belakang .

Suatu rangkaian JK Flip-Flop yang

dibentuk menggunakan D Flip-Flop

memiliki bentuk sebagai berikut :

Gambar 1 . Rangkaian JK Flip-Flop Yang Dibangun Dari D Flip-Flop

Pada rangkaian ini, persamaan D

mempunyai bentuk : D = JQ + J Q ,

sehingga diperoleh bentuk table kebenaran

untuk rangkaian ini adalah sebagai berikut:

Gambar 2 . Simbol JK Flip-Flop

Page 2: Laporan Teknik digital JK FLIP - FLOP

2

Rangkaian JK Flip – Flop ini

menggabungkan cara kerja SR dan T Flip -

Flop pada sisi keunggulan masing-masing

Flip – Flop. JK Flip – Flop berperilaku

sebagai SR Flip – Flop pada saat J = S dan

K = R untuk semua kondisi masukan

kecuali pada kondisi J = K = 1.

Pada kondisi yang harus dihindari di

mode operasi SR Flip – Flop (J = K = 1),

JK Flip – flop akan mentoggles state

keluarannya dan berperilaku sebgai T

Flip – flop.

Rangkaian logika dapat

dikelompokkan menjadi 2, yakni:

rangkaian logika gabungan dengan

menggunakan gerbang AND, OR, dan

NOT. Kedua rangkaian logika sekuensial

yang meliputi memori dan pewaktu.

Rangkaian dasar logika sekuensial

berupa Flip – Flop. Flip – Flop ada

beberapa jenis, yang dapat dihubungkan

menjadi pencacah, register, dan memori.

Flip – Flop JK merupakan Flip –

Flop universal, digunakan paling luas

karena memiliki sifat dari semua jenis

Flip – Flop.

J

Q

Q

K

SET

CLR

Clk

input Output

Gambar 3 . Lambang Flip – Flop JK komersial .

Mode operasi INPUT

OUTPUT Asinkron Sinkron

Set Clr Clk J K Q notQ

Asynchronous set 0 1 x x x 1 0

Asynchronous reset 1 0 x x x 0 1

Prohibited 0 0 x x x 1 1

Hold 1 1 0 0 Tak berubah

Reset 1 1 0 1 0 1

Set 1 1 1 0 1 0

Toggle 1 1 1 1 Posisi terbalik

Tabel kebenaran Flip – Flop JK.

Mode asinkron merupakan prioritas,

artinya jika set atau clr diaktifkan (bernilai

0), maka input sinkron tidak relevan,

output mengikuti perintah asinkron. Set

artinya menset Q = 1, dan reset artinya

menset Q = 0. Hold berarti tetap/tidak

berubah, yang berarti menyimpan /

memori. Mode operasi yang tidak ada pada

Flip – Flop lainnya adalah toggle, yang

berarti keadaan output berubah 0

kemudian 1;0 ; 1;. . . berganti-ganti setiap

datang pulsa detak.

Page 3: Laporan Teknik digital JK FLIP - FLOP

3

Flip – Flop JK digunakan secara luas

dalam banyak rangkaian digital, dian -

taranya digunakan sebagai pencacah

(Counter). Pencacah ini dijumpai hamper

setiap system digital.

B. Maksud Dan Tujuan.

1) Maksud penulisan :

Penulisan laporan ini dibuat dengan

maksud untuk mengadakaan penelitian

lebih lanjut tentang cara kerja rangkaian

JK Flip – Flop pada lampu Led dan

pengujian baik dan buruknya IC pada

suatu rangkaian elektronika.

2) Tujuan penulisan :

Adapun tujuan penulisan laporan ini

adalah sebagai sumber ilmu pengetahuan

dan wawasan yang berguna bagi semua

pihak, baik kaum awam pada umumnya

maupun kaum terpelajar pada khususnya

tentang penggunaan rangkaian JK Flip –

Flop pada lampu Led didalam kehidupan

sehari – hari yang berada di sekitar

lingkungan kita.

C. Hasil atau manfaat yang dirasakan

Dengan mempraktekkan secara

langsung dan menguji rangkaian JK pada

suatu rangkaian lampu Flip – flop dan

mematuhi prosedur yang ada. Maka para

mahasiswa mendapat berbagai manfaat

yang diperoleh yaitu menjadi lebih tahu

secara langsung dan mendapatkan

wawasan ilmu pengetahuan tentang ilmu

yang telah dipelajari.Jadi tidak hanya

berperan sebagai pengguna suatu

rangkaian komponen elektronika saja,

tetapi ikut ambil bagian perawatan dan

penggunaan suatu komponen elektronika

tersebut agar dapat dimanfaatkan dengan

baik untuk memenuhi kebutuhan hidup

penggunanya.

Page 4: Laporan Teknik digital JK FLIP - FLOP

4

BAB II .

METODE PRAKTIKUM .

A. WAKTU DAN TEMPAT PELAKSANAAN :

Waktu dan tempat pelaksanaan

kegiataan praktikum dilakukan oleh para

mahasiswa dengan jadwal yang telah

ditentukan oleh dosen Pembimbing

Praktikum mata kuliah Teknik Digital.

Waktu : 10.00 – 11.30 WIB .

Tempat : Ruang Praktikum Elektro.

B. ALAT DAN BAHAN :

1) Alat :

- Tank Potong. - Multitester.

2) Bahan :

- Lampu Led.

- Papan Penguji ( BOX TRAINER).

- Kabel Adapter.

- IC Seri 7400.

- Project Board.

- Kabel Jumper10 buah.

C. PROSEDUR KERJA :

I. Konfigurasi PIN Diagram 7476 :

Gambar 1. IC seri 7476 ( J – K FF ).

Seri

7476

Page 5: Laporan Teknik digital JK FLIP - FLOP

5

II. Uji IC tersebut sebagai berikut :

Pengujian pada JK FF 1 :

1) Tabel Pengujian :

2) Hubungkan :

a) Pin 13 = Pin 7 ( Ground ).

b) Pin 5 = Pin 14 + 5 Volt ( VCC ).

c) Pin 1,2,3 ke Pin 5 (+ 5 Volt) , ( diset High Low ).

d) Pin 15 ke LED 1 ( ANODA ).

e) Pin 14 ke LED 2 ( ANODA ).

f) Pin 13 ( Ground ) ke LED 1, 2 KATODA.

Gambar 2 . Pengujian JK FF 1 sebelum dilakukan konfigurasi Pin .

JK FF 1

Input

J K

Output

Q1 Q1

Pin 4 Pin 16 Pin 15 Pin 14

0 0

0 1

1 0

1 1

Q0 Q0

0 1

1 0

Toggle

Led 1 Led 2

Seri

7476

Led 1

Seri

7476

Led 2

Page 6: Laporan Teknik digital JK FLIP - FLOP

6

3) Hubungkan :

1) J1 ( Pin 4 ) ke Pin 13 ( Ground ).

2) K1 ( Pin 16 ) ke Pin 13 ( Ground ).

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 2 . Pengujian JK FF kondisi 0 – 0.

Pada rangkaian diatas lampu Led 1 = Padam karena Input Lampu Led 1 pada Kondisi Low

Logic , dan pada Lampu Led 2 = Nyala karena pada kondisi High Logic.

pada kondisi High Logic = + 5 Volt ( Kondisi FORBIDDEN / Terlarang ).

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

Led 1

Led 2

Seri

7476

Page 7: Laporan Teknik digital JK FLIP - FLOP

7

4) Hubungkan :

1) J1 ( Pin 4 ) ke Pin 13 ( Ground ).

2) K1 ( Pin 16 ) ke Pin 5 ( VCC + 5 ).

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

Q

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 3 . Pengujian JK FF kondisi 0 – 1.

Pada rangkaian diatas lampu Led 1 = Padam karena Input Lampu Led 1 tidak mendapat

aliran + 5 Volt , dan pada Lampu Led 2 = Nyala karena pada kondisi High Logic.

Yang mendapat aliran arus + 5 Volt.

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

Led 1 Led 2

Seri

7476

Page 8: Laporan Teknik digital JK FLIP - FLOP

8

5) Hubungkan :

1) J1 ( Pin 4 ) ke Pin 5 ( VCC + 5 ).

2) K1 ( Pin 16 ) ke Pin 13 ( Ground ).

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

Q

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 4 . Pengujian JK FF kondisi 1 – 0.

Pada rangkaian diatas lampu Led 1 = Nyala karena Input Lampu Led 1 mendapat aliran + 5

Volt , dan pada Lampu Led 2 = Padam karena pada kondisi Low Logic.

Yang mendapat aliran arus + 5 Volt.

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

Led 1

Led 2

Seri

7476

Page 9: Laporan Teknik digital JK FLIP - FLOP

9

6) Hubungkan :

1) J1 ( Pin 4 ) ke Pin 5 ( VCC + 5 ).

2) K1 ( Pin 16 ) ke Pin 5 ( VCC + 5 ).

GROUND

K2

Q2

-Q2

J2

Q1

Q1

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 5 . Pengujian JK FF kondisi 1 – 1.

Pada rangkaian diatas lampu Led 1 = Padam dan Led 2 = Menyala ( Kondisi Toggle ).

Kondisi tersebut merupakan hasil dari kondisi sebelumnya.

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

Led 1 Led 2

Seri

7476

Page 10: Laporan Teknik digital JK FLIP - FLOP

10

III. Uji serupa dengan JK FF 1 pada JK FF 2 :

1) Tabel Pengujian :

2) Hubungkan :

f) Pin 13 = Pin 7 ( Ground ).

g) Pin 5 = Pin 14 + 5 Volt ( VCC ).

h) Pin 6,7,8 ke Pin 5 (+ 5 Volt) , ( diset High Low ).

i) Pin 11 ke LED 1 ( ANODA ).

j) Pin 10 ke LED 2 ( ANODA ).

f) Pin 13 ( Ground ) ke LED 1,2 KATODA.

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

Q

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 1. Pengujian JK FF 2 sebelum dilakukan konfigurasi Pin .

JK FF 2

Input

J2 K2

Output

Q2 Q2

Pin 9 Pin 12 Pin 11 Pin 10

0 0

0 1

1 0

1 1

Q0 Q0

0 1

1 0

Toggle

Led 1 Led 2

Led 1 Led 2

Seri

7476

Page 11: Laporan Teknik digital JK FLIP - FLOP

11

3) Hubungkan :

1) J2 ( Pin 9 ) ke Pin 13 ( Ground ).

2) K2 ( Pin 12 ) ke Pin 13 ( Ground ).

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

Q

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 2 . Pengujian JK FF 2 kondisi 0 – 0.

Pada rangkaian diatas lampu Led 1 = Padam karena Input Lampu Led 1 pada Kondisi Low

Logic , dan pada Lampu Led 2 = Nyala karena pada kondisi High Logic.

pada kondisi High Logic = + 5 Volt ( Kondisi FORBIDDEN / Terlarang ).

Led 1 Led 2

Seri

7476

Page 12: Laporan Teknik digital JK FLIP - FLOP

12

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

4) Hubungkan :

1) J2 ( Pin 9 ) ke Pin 13 ( Ground ).

2) K2 ( Pin 12 ) ke Pin 5 ( VCC + 5 ).

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

Q

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 3 . Pengujian JK FF 2 kondisi 0 – 1.

Pada rangkaian diatas lampu Led 1 = Padam karena Input Lampu Led 1 tidak mendapat

aliran + 5 Volt pada kondisi Low Logic,

dan pada Lampu Led 2 = Nyala karena pada kondisi High Logic.

Yang mendapat aliran arus + 5 Volt.

Seri

7476

Led 1 Led 2

Page 13: Laporan Teknik digital JK FLIP - FLOP

13

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

5) Hubungkan :

1) J2 ( Pin 9 ) ke Pin 5 ( VCC + 5 ).

2) K2 ( Pin 12 ) ke Pin 13 ( Ground ).

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

Q

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 4 . Pengujian JK FF 2 kondisi 1 – 0.

Pada rangkaian diatas lampu Led 1 = Nyala karena Input Lampu Led 1 mendapat aliran + 5

Volt, pada kondisi High Logic, dan pada Lampu Led 2 = Padam karena pada kondisi Low

Logic. Yang mendapat aliran arus + 5 Volt.

Led 1 Led 2

Seri

7476

Page 14: Laporan Teknik digital JK FLIP - FLOP

14

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

6) Hubungkan :

1) J2 ( Pin 9 ) ke Pin 5 ( VCC + 5 ).

2) K2 ( Pin 12 ) ke Pin 5 ( VCC + 5 ).

GROUND

K2

Q2

-Q2

J2

-Q1

Q1

Q

K1

+vcc

J1

clr

clr

pre

clk

pre

clk

9

10

11

12

13

14

4

15

16

5

6

7

8

1

2

3

4

JK

FF1

JK

FF2

Gambar 5 . Pengujian JK FF kondisi 1 – 1.

Pada rangkaian diatas lampu Led 1 = Padam dan Led 2 = Menyala ( Kondisi Toggle ).

Kondisi tersebut merupakan hasil dari kondisi sebelumnya.

Seri

7476

Led 1 Led 2

Page 15: Laporan Teknik digital JK FLIP - FLOP

15

Foto Dokumen Praktikum :

Foto hasil Praktikum ( Led 1 di sebelah kanan , Led 2 di sebelah kiri ).

D. STRATEGI PELAKSANAAN :

Dalam pelaksanaan penelitian, para

mahasiswa menggunakan strategi

penelitian berkelompok . Didalam kelom-

pok anggota – anggotanya saling berbagi

tugas sehingga penelitian dapat selesai

dengan waktu yang telah ditentukan oleh

Dosen Pembimbing.

BAB III .

HASIL DAN PEMBAHASAN .

A. DATA HASIL PENGAMATAN:

1) Data Tabel :

JK FF 2

Input

J2 K2

Output

Q2 Q2

Pin 9 Pin 12 Pin 11 Pin 10

0 0

0 1

1 0

1 1

Q0 Q0

0 1

1 0

Toggle

JK FF 1

Input

J1 K1

Output

Q1 Q1

Pin 4 Pin 16 Pin 15 Pin 14

0 0

0 1

1 0

1 1

Q0 Q0

0 1

1 0

Toggle

Toggle ( 1 – 0 )

Page 16: Laporan Teknik digital JK FLIP - FLOP

16

2) Data Tabel :

B. PEMBAHASAN :

Di dalam Praktikum mahasiswa

mengadakan penelitian tentang rangkaian

IC DIGITAL JK FLIP – FLOP yang

dipasang pada rangkaian lampu LED.

Dan yang diujikan dalam penelitian

adalah :

1) Bagaimana Lampu LED bisa hidup

atau mati dalam rangkaian

penghubung IC DIGITAL JK

FLIP – FLOP .

2) Mengetahui keadaan baik dan

buruknya IC dan lampu LED

dalam suatu rangkaian penghubung

JK FLIP – FLOP .

C. KENDALA YANG DIHADAPI :

Di dalam melakukan praktikum

masing – masing kelompok mendapatkan

hasil penelitian yang berbeda – beda. Ada

yang berhasil dan ada yang belum berhasil.

Dan setelah diteliti kegagalan prak -

tikum bersumber dari Lampu LED yang

kurang baik. Atau IC nya yang rusak

Kendala dalam praktikum dapat

dihadapi dengan cara melakukan

percobaan secara berulang – ulang.

D. TINDAK LANJUT KEGIATAN :

Setelah praktikum selesai maka

tindak lanjut dari kegiatan tersebut adalah

membuat laporan untuk memantau hasil

yang diperoleh, selain itu untuk

melengkapi nilai tugas semester Tiga.

INPUT

OUTPUT

0 = Low Logic .

= 0 Volt .

= = Ground .

1 = High Logic .

= + 5 Volt .

= Led Nyala .

1 = High Logic .

= + 5 Volt .

0 = Low Logic .

= 0 Volt .

= Led Padam .

Page 17: Laporan Teknik digital JK FLIP - FLOP

17

BAB IV . PENUTUP .

A. KESIMPULAN :

1. Hasil praktek sesuai dengan Teori .

2. Pada rangkaian di dapat sebuah

rangkaian terlarang ( FORBID -

DEN ) dan sebuah Toggle .

rangkaian tersebut adalah hasil dari

Input rangkaian sebelumnya .

B. Saran :

Dengan selesainya praktikum maka

diharapkan mahasiswa dapat mengerti dan

memahami tentang seluk – beluk kegunaan

dan cara kerja IC JK FLIP – FLOP yang

akan dipasang pada suatu rangkaian

elekronika.

Demikian Laporan PENGUJIAN IC

JK FLIP – FLOP kami buat, demi

kesempurnaan laporan ini kami selaku tim

penyusun mengharapkan saran dan

kritikan yang membangun.

Semoga Laporan yang kami susun

ini dapat berguna bagi semua pihak, baik

dari kalangan kau terpelajar pada

khususnya maupun masyarakat sekitar

pada umumnya.

Sekian dan terima kasih.