Cara kerja rangkaian up counter dan down counter

download Cara kerja rangkaian up counter dan down counter

If you can't read please download the document

description

http://technomoderen.blogspot.com/ http://technomoderen.blogspot.com Note : bila sobat mau cari2 bahan gak ketemu , sobat bisa request kok sma sya ... :D mumpung hti ane lg baik neh , hehehe info lebih lanjut hub : Riszqi Pujangga (facebook) 081990334647 (sms) no call, krn ane kerja lembur ..... :) dan sobat bsa juga kunjungi my web di atas, thanks

Transcript of Cara kerja rangkaian up counter dan down counter

  • 1. FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL Semester 3LS 7 : UP/DOWN COUNTERNo. LST/EKO/DEL 214/07Revisi : 01Tgl : 28 Maret 20104 X 60 Menit Hal 1 dari 51. Kompetensi Memahami cara kerja rangkaian up counter dan down counter2. Sub Kompetensi Memahami cara kerja rangkaian up counter Memahami cara kerja rangkaian down counter3. Dasar Teori Pencacah naik (atau kadang disebut pencacah maju) adalah pencacah yang urutan pencacahannya dari kecil ke besar, sedangkan sebaliknya pencacah turun (atau kadang disebut pencacah mundur) mencacah dari nilai tinggi ke rendah. Pada labsheet sebelumnya telah dijelaskan bagaimana menyusun pencacah naik dan pencacah turun dengan menggunakan serangkaian Flip-Flop. Untuk keperluan praktis, terdapat dua jenis IC pencacah naik dan turun yang sering digunakan yaitu IC 74192 dan 74193. IC counter 74192 adalah decade up/down counter yang mencacah dari nilai 0000 s/d 1001 biner atau 0 s/d 9 desimal. Sedangkan IC 74193 adalah IC up/down counter yang mencacah dari 0000 s/d 1111 biner atau 0 s/d 15 desimal. Pada Gambar 1 diperlihatkan diagram koneksi kaki IC 74192 yang disebut Synchronous 4-Bit Up/Down Decade Counter dalam lembar datanya.Gambar 1. Diagram koneksi kaki-kaki IC 74193 Untuk memudahkan pemilihan operasi apakah pencacah naik atau pencacah turun maka dibuat suatu rangkaian kendali yang memanfaatkan gerbang-gerbang logika. Dengan memanfaatkan sifat gerbang NAND, yaitu apabila salah satu input berlogika 0 maka output akan selalu 1, sehingga kondisi ini dapat mengunci output pada satu kondisi meskipun kondisi input kaki yang lain berubah-ubah. Dengan demikian rangkaian kendali up/down counter bisa direalisasikan. Rangkaian ini diperlihatkan pada Gambar Rangkaian 1. Dibuat oleh : Herlambang SPDilarang memperbanyak sebagian atau seluruh isi dokumen tanpa ijin tertulis dari Fakultas Teknik Universitas Negeri YogyakartaDiperiksa oleh : ACN

2. FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL Semester 3LS 7 : UP/DOWN COUNTERNo. LST/EKO/DEL 214/07Revisi : 01Tgl : 28 Maret 20104 X 60 Menit Hal 2 dari 5Walaupun IC 74192 merupakan pencacah dekade, namun bila kita menginginkan untuk membentuk pencacah MOD-n, dengan n < 10, kita dapat mewujudkannya, seperti diperlihatkan pada gambar rangkaian 3. Adanya kaki Carry Out dan Borrow Out memungkinkan lebih dari satu IC 74192 dirangkai cascade untuk membentuk pencacah 0-99, 0-999, dan seterusnya, seperti diperlihatkan di gambar rangkaian 4. Selain itu IC 74192 juga mempunyai kaki masukan A, B, C, D, dan Load yang memungkinkan kita mempunyai nilai awal pencacah tertentu, tidak harus 0.4. Alat dan Instrument -Digital Trainer Kit Tools kit(tang) IC 74192, 7447, 7400 Kabel penghubung Pinset1 buah 1 buah @ 1 buah secukupnya 1 buah5. Keselamatan Kerja Bekerjalah dengan keadaan tanpa tegangan pada saat membuat rangkaian dan mengubah rangkaian. Lepaslah IC dari soket dengan hati-hati dan menggunakan peralatan pinset. Jauhkan peralatan yang tidak diperlukan dari meja kerja.6. Langkah Kerja a) b) c) d) e) f) g)Gunakan bagian Basic Logic Gates pada digital trainer kit yang disediakan. Buatlah rangkaian gabungan rangkaian 1 dan rangkaian 2. Berikan input dengan menggunakan Logic Switch. Bacalah output rangkaian dengan melihat pada logic monitor 7-segment. Ubahlah input sesuai dengan tabel 1 dan masukkan hasil pengamatan pada tabel tersebut. Buatlah rangkaian 3 dan masukkan hasil pengamatan pada tabel 2. Bila memungkinkan, buatlah rangkaian 4 (misalnya dengan bergabung dengan kelompok praktikum lain), dan masukkan hasil pengamatan pada tabel 3.7. Bahan Diskusi a. Jelaskan bagaimana rangkaian pengendali up/down counter bekerja. b. Jelaskan perbedaan keluaran seven segment pada masukan dari pembangkit pulsa dengan frekuensi berbeda-bedaDibuat oleh : Herlambang SPDilarang memperbanyak sebagian atau seluruh isi dokumen tanpa ijin tertulis dari Fakultas Teknik Universitas Negeri YogyakartaDiperiksa oleh : ACN 3. FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 7 : UP/DOWN COUNTERSemester 3No. LST/EKO/DEL 214/07Revisi : 014 X 60 MenitTgl : 28 Maret 2010Hal 3 dari 58. Lampiran a) Gambar Rangkaian Ke Pin 5 (Count Up) 74192Pembangkit pulsa 1 HzKe Pin 4 (Count Down) 74192 Logic switch (pemilih up/down)Gambar Rangkaian 1. Kendali up/down counterVCC +5VVCC +5V16 5 4VCC15 1 10 9 11 1416QA count up count down QBQC A 74192 QD B C ~borrow D out ~carry out~LOAD CLR 83 2 6 77 1 2 613 123 5 4A B C D7447~LT ~RBI ~BI/RBOOa Ob Oc Od Oe Of Og13 12 11 10 9 15 147-segment common anode8Gambar Rangkaian 2. Up/down CounterDibuat oleh : Herlambang SPDilarang memperbanyak sebagian atau seluruh isi dokumen tanpa ijin tertulis dari Fakultas Teknik Universitas Negeri YogyakartaDiperiksa oleh : ACN 4. FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 7 : UP/DOWN COUNTERSemester 3No. LST/EKO/DEL 214/07Revisi : 014 X 60 MenitTgl : 28 Maret 2010Hal 4 dari 5VCC +5V16 5 4 15 1 10 9 11 14VCCQA count up count down QBQC QDA 74192 B C ~borrow D out ~carry out~LOAD CLR3 2 6 7ke 7-segment decoder13 128Gambar 3. Pencacah MOD-6. Digit satuan ke 7-segment decoderVCC +5VDigit puluhan ke 7-segment decoderVCC +5V16 5 4VCC15 1 10 9 11 1416QA count up count down QBQC A 74192 QD B C ~borrow D out ~carry out~LOAD CLR3 2 6 713 125 4VCC15 1 10 9 11 14QA count up count down QBQC A 74192 QD B C ~borrow D out ~carry out~LOAD CLR83 2 6 713 128Gambar 4. Pencacah naik 00-99.Dibuat oleh : Herlambang SPDilarang memperbanyak sebagian atau seluruh isi dokumen tanpa ijin tertulis dari Fakultas Teknik Universitas Negeri YogyakartaDiperiksa oleh : ACN 5. FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 7 : UP/DOWN COUNTERSemester 3No. LST/EKO/DEL 214/07Revisi : 01Tgl : 28 Maret 20104 X 60 Menit Hal 5 dari 5b) Tabel Percobaan Tabel 1. Percobaan pencacah naik/turun Logic Switch KendaliPulse GeneratorSeven Segment1 Hz 010Hz 100Hz 1 Hz110Hz 100HzCatatan : - jelaskan apakah pencacah menaik atau menurun, dan seberapa cepat pencacah beroperasi (dapat dilihat dari seberapa cepat angka pada tampilan 7-segment berubah) Tabel 2. Percobaan pencacah MOD-6 Logic Switch KendaliSeven Segment0 1 Catatan : - jelaskan pencacah menaik atau menurun hingga angka berapa. Tabel 3. Percobaan pencacah cascade 2 buah IC 74192 Logic Switch KendaliSeven Segment0 1 Catatan : - jelaskan pencacah menaik atau menurun hingga angka berapa. Dibuat oleh : Herlambang SPDilarang memperbanyak sebagian atau seluruh isi dokumen tanpa ijin tertulis dari Fakultas Teknik Universitas Negeri YogyakartaDiperiksa oleh : ACN