Register dan Shift Register

9
REGISTER DAN SHIFT REGISTER @ PTE ‘12 - UM

description

Ini adalah materi dari Matakuliah Elektronika Digital.. (SMT 3)

Transcript of Register dan Shift Register

Page 1: Register dan Shift Register

REGISTER DAN SHIFT REGISTER

@ PTE ‘12 - UM

Page 2: Register dan Shift Register

Register

PengertianRegister merupakan rangkaian flip-flop yang berfungsi sebagai memori untuk menyimpan data sementara dalam system digital, dan untuk membantu proses transmisi data dari satu lokasi ke lokasi lain.

Page 3: Register dan Shift Register

Data Latching Register (D-FF)

NB: contoh D-FF adalah IC dengan tipe 74HCT373

Clock pada kondisi High maka output mengikuti logika input dan saat clock berubah dari High ke Low output D-FF memegang kondisi logika input tersebut

Page 4: Register dan Shift Register

IC dengan tipe 74HCT373

Page 5: Register dan Shift Register

Keterangan:

Jika QE diberi Aktive Low maka flip flop akan dapat diisi data dan dapat dibaca.

Jika QE diberi Aktive High maka flip flop akan dapat diisi data tetapi tidak dapat dibaca.

Page 6: Register dan Shift Register

Shift Register

Konstruksi dalam Shift register merupakan register dimana D-FF sebagai penyimpan data dihubungkan secara seri yaitu output D-FF1 dihubung ke input D-FF2 dan output D-FF2 dihubungkan ke D-FF3 dst.

NB : Dari gambar diatas pada saat ada clock input, maka data akan digeser secara seri pada register yaitu dari Q0 ke Q1, dari Q1 ke Q2 dst . (8 Bit)

Page 7: Register dan Shift Register

NB : Misalkan bila output diambil pada Q7 maka data dapat dibaca secara serial menuju Q0

Page 8: Register dan Shift Register

IC dengan tipe 74HCT194

IC jenis ini memiliki kemampuan geser kiri, geser kanan, transfer data serial dan parallel sinkron, master reset asinkron, mode hold. Dengan demikian IC ini dapat berfungsi sebagai (SISO), (PIPO), (SIPO) atau (PISO).

(SISO) yaitu Serial In dan Serial Out (PIPO) yaitu Paralel In dan Paralel Out (SIPO) yaitu Serial In dan Paralel Out (PISO) yaitu Paralel In dan Serial Out

Page 9: Register dan Shift Register

Lanjutan