SDH Parte 4ª

39
SIEMENS SIEMENS INTRODUCCION INTRODUCCION S.D.H. S.D.H. SIEMENS ormacion Elaborada por : Enrique Peralvarez Enrique Peralvarez 1

description

sdh

Transcript of SDH Parte 4ª

SIEMENSSIEMENSINTRODUCCIONINTRODUCCION

S.D.H. S.D.H.

SIEMENS

Informacion Elaborada por : Enrique PeralvarezEnrique Peralvarez 1

Introducción Introducción S.D.H. S.D.H. Mapeado en SDHMapeado en SDH

Mapeado de Mapeado de Señales Señales

S.D.H.S.D.H.

Introducción Introducción S.D.H. S.D.H. Mapeado SDH.Mapeado SDH.

El Mapeo es la:El Mapeo es la: Estructuración de las Estructuración de las

Tramas.Tramas. Carga de Señales Carga de Señales

PDH.PDH. en losen los Contenedores Contenedores Virtuales Virtuales VCVC de un de un AU-4AU-4

dentro una dentro una STM-1STM-1..

Introducción Introducción S.D.H. S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.Carga del VC-4 con una Señal PDH de 140 Mb/s.

Recordemos que el VC-4VC-4 es el AU- 4AU- 4 desprovisto del AUOHAUOH ( (Figura 1))(Información de PunteroInformación de Puntero).

Su Capacidad Total de Transporte es de:

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

A su vez el C-4C-4 es el VC- 4VC- 4 desprovisto del POHPOH ((Figura.1Figura.1))(Señal asociada a la Carga a Transportar).

Su Capacidad Total de Transporte es de:

Figura.1Figura.1

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Referencia aReferencia a Fig.1. Lo que se hace, para dar mayor claridad al tema es dividir cada línea del

Contenedor C-4Contenedor C-4 en Bloque de BytesBloque de Bytes dando un total de 20 Bloques. Tenemos que:

Bloque 1º. Estaría compuesto de Byte 1 a Byte Byte 1 a Byte 1313 del Contenedor C-4. Bloque 2º. Estaría compuesto de Byte 14 a Byte Byte 14 a Byte 2626 del Contenedor C-4. Bloque 3º. Estaría compuesto de Byte 27 a Byte Byte 27 a Byte 3939 del Contenedor C-4. Bloque 4º. Estaría compuesto de ByteByte 40 a Byte 40 a Byte 5353 del Contenedor C-4. ------------------------------------------------------------ Bloque 20º. Estaría compuesto de Byte 247 a Byte 260Byte 247 a Byte 260 del Contenedor C-4.

Esto seria Igual en todas las líneas (9 por trama). Figura.2 nos da detalles de todos y cada uno de los 20 Bloques20 Bloques de que se compone cada línea.

Figura.1Figura.1

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Figura. 2Figura. 2

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Figura. 2 Cont.Figura. 2 Cont.

Estructura de una Trama de 140 Mb/s PDHEstructura de una Trama de 140 Mb/s PDH.- Una de las Posibilidades de utilización del VC-4VC-4 es para el transporte de una

Señal de 140 Mb/sSeñal de 140 Mb/s. Esta señal de 140 Mb/s140 Mb/s puede ser una Trama multiplexada según la PDHPDH o una secuencia Binaria Seudoaleatoria para mediciones de Tasa de Error etc.

Tenemos la siguiente MatrizTenemos la siguiente Matriz: (Figura.1Figura.1)

99 Líneas Horizontales. 20 Bloques por cada Línea Horizontal . 1313 Bytes por Bloque (104 Bit por Bloque).

Nota: La figura.2figura.2 Representa solo una de las 9 líneas que componen la Trama.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Composición de una Línea.-Composición de una Línea.-

Cada línea se divide en 2020 Bloques Bloques. Cada Bloque tiene 9696 Bit Bit II.

(intervalos de tiempo para copiar los bits de la señal útil a transportar).

Estos 9696 Bits Bits II de cada bloque van intercalados entre Bytes Designados como WW , , XX , , YY ZZ

Byte WByte W Es el primer Byte del primer bloque de una Línea

Contiene 8 Bit8 Bit I de información.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Byte XByte XTenemos 5 Bytes 5 Bytes XX situados entre los Bloques:

2º2º,, 6º 6º,, 10º 14º 10º 14º yy 18º 18º

La Función de los Bit que componen La Función de los Bit que componen el Byte el Byte XX es: es:

- - 1 1 BitBit C C .- .- Bit de Control,Bit de Control, de justificación de tributarios PDH. - 5 - 5 BitBit R R .- .- Bit de Relleno FijoBit de Relleno Fijo. - - 2 2 BitBit O O .- .- OverheadOverhead = Para usos futuros.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

En total tenemos en cada Línea En total tenemos en cada Línea tenemos:tenemos:

- 5 Bit C Control.Control. - 25 Bit R RellenoRelleno. - 10 Bit O OverheadOverhead.

Seguimos analizandoSeguimos analizando Byte XByte X» SiSi Bits Bits CC de Byte de Byte XX asumen el valor. asumen el valor. » CCCCC = 0000000000» Indica que en los Bits en la posición S del Byte Z va un Bit Bit II de información. » - Si- Si Bits Bits CC de Bytes de Bytes XX asumen el valor. asumen el valor. » CCCCC = 1111111111» Indica que en los Bits en la posición S del Byte Z va un Bit Bit RR de Relleno.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Byte YByte YSolo contiene Bits Bits RR de relleno = 104 Bit104 Bit por Línea

Byte ZByte ZEsta localizado en Bloque 20º de cada Línea. Contiene:Contiene:

6 Bits I (Información copiada de la carga útil). 1 Bit S (Que puede contener información o relleno según sea

necesario ). 1 Bit R (De Relleno Fijo ). Nota Cada vez que se ocupa una posición S con Información (Bitcon Información (Bit I) en una líneaen una línea de todas

las tramas, la velocidad efectiva del tributario aumenta en 8 Kbit /s8 Kbit /s (1 Bit S en 8000 tramas por segundo).

Si el Tributario Si el Tributario PDHPDH tiene la velocidad exacta de 139264 K.bit/s tiene la velocidad exacta de 139264 K.bit/s, por lo tanto 16 K.bit/s por arriba de la velocidad efectiva en caso de que los Bits S fueran de Relleno ( 139248 Kbit/s139248 Kbit/s ) se ocuparan 2 de las 99 oportunidades de cada trama con Información, y 77 con RellenoRelleno ( tasa de relleno = 7/9tasa de relleno = 7/9 ).

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Capacidad Nominal de Bit a Cargar en un Capacidad Nominal de Bit a Cargar en un Contenedor VC-4. Contenedor VC-4.

La Velocidad exacta de unVelocidad exacta de un Tributario PDH de 140 Mb/sTributario PDH de 140 Mb/s, es de 139,264 139,264 Mb/s.Mb/s.

Para conseguir esta velocidad tenemos que utilizar los 2 Bits 2 Bits SS de 1ª de 1ª y 2ªy 2ª Horizontal de la trama como Bit Bit II ( información ) los otros 7 Bits 7 Bits SS restantes serán de RellenoRelleno.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

¿ De donde sale 139,264 Mb/s. ?¿ De donde sale 139,264 Mb/s. ?

1 Micro / seg 1 Micro / seg = = 0,000001 seg. 0,000001 seg. 21,02 mc/seg21,02 mc/seg == 0,00002102 seg.0,00002102 seg.

Datos de la Trama PDH de 140 Mb/sDatos de la Trama PDH de 140 Mb/s» Repetición de trama……= 47562,84 trama / seg.» Duración de una trama...= 21,02 microsegundos

(1/47562,84 = 21,02 micr/seg )

» Bits por trama ..........…..= 2928 Bit» Velocidad Total seria…..= 47562,64 x 2928 = 139263. 995,5 Kbit /s

139,2639955 Mb/s139,2639955 Mb/s

Redondeando tenemos que velocidad total de TramaRedondeando tenemos que velocidad total de Trama = 139,264 139,264 Mb/sMb/s

CARGA DEL VC-4 CON UNA SEÑAL PDH A CARGA DEL VC-4 CON UNA SEÑAL PDH A 140 Mb/s140 Mb/s

De la función de mapeo recomendada por el CCITT para la carga de una señal Plesiocrona a 140 Mb/sPlesiocrona a 140 Mb/s en el VC- 4VC- 4 mostrada en la Fig.1 se deduce que con referencia al reloj propiamente dicho, el VC- 4VC- 4 tiene la capacidad de cargar un número de bits para la segunda variable entre un Mínimo deun Mínimo de:

Obtenido imponiendo en cada trama para los bits ”S" de la fig.1 un Relleno fijo (Todos los Bit SS = R) y un Máximo deun Máximo de:

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Esta Capacidad máxima esEsta Capacidad máxima es obtenida imponiendo en cada trama para los bits SS de la fig. 1 la carga de bits informativos (todos los Bit

S = I). Datos aclaratorios.Datos aclaratorios.

» a) Bytes por columna » b) Columnas que contienen exclusivamente bytes

informativos » c) Bits con los que se compone cada byte» d) Bits exclusivamente informativos contenidos en la primera

columna del vigésimo bloque de la fig.1» e) Frecuencia de trama (STM‑1)» f) Totalidad de los Bit “S” contenidos en cada trama

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Queda claro que si respecto del Reloj del VC-4 el número de Bits para cargar por segundo fuese exactamente el nominal, es decir igual a 139. 264 Mb/s139. 264 Mb/s, se necesitaría un número de Stuffing para el segundo igual a:

Esto es igual a 7 Stuffing por trama7 Stuffing por trama equivalente al stuffing nominal que resulta entonces encontrarse cerca del 78% del valor máximo que se tendría enviando 9 stuffing por trama. Se observa además que en dichas circunstancias se tolera un corrimiento de frecuencia de la carga respecto a VC- 4VC- 4 igual a:

en aumentoen aumento y de con respecto al Valor nominal de 139.264 Mb/s.139.264 Mb/s.

Si cargamos el VC-4 con la Mínima Capacidad (todos los Bit S = R) tendremos: Si cargamos el VC-4 con la Mínima Capacidad (todos los Bit S = R) tendremos:

en disminución. Si Consideramos Carga Máxima y Mínima del VC- 4VC- 4 se observara un corrimiento de

Frecuencia entre ambas Capacidades de:

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Si Analizamos la Si Analizamos la Figura.2Figura.2 podemos observar que tenemos:

Bit O por trama (Bit (Bit RR de de Bytes XBytes X)

Si Analizamos la Si Analizamos la Figura.1 podemos observar que tenemos:

Bit C por trama (Bit (Bit CC de de Bytes XBytes X )

Si Analizamos la Si Analizamos la Figura.1Figura.1 podemos observar que tenemos:

Bit R por trama: (Bit (Bit RR de de Bytes YBytes Y + Bit R de Bytes X + Bit R de Byte Z

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Analizamos Toda la Información a Transportar Analizamos Toda la Información a Transportar en el C-4 en una en el C-4 en una Trama de 140 Mb/s PDH.Trama de 140 Mb/s PDH.

Tenemos :Tenemos : 139.320 Mb/s Cuando los 9 Bit S9 Bit S de la Trama llevan BitBit I I. 9.360 Mb/s Información de Relleno Bit Bit RR.. 0.360 Mb/s Bits de control Bit Bit CC.. 0.72 Mb/s Bits O Overhead Bit Bit OO. La Suma de toda esta InformaciónLa Suma de toda esta Información nos da un Resultado deResultado de 149.760 Mb/s149.760 Mb/s

que es la Capacidad Total del C-4C-4.

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Estructura de una Trama de Estructura de una Trama de 34 Mb/s PDH.34 Mb/s PDH.

Una de las Posibilidades de utilización del VC-3VC-3 es para el transporte de una señal de 34 Mb/s34 Mb/s. Esta señal de 34 Mb/s puede ser una Trama multiplexada de según la PDHPDH

o una Secuencia Binaria SeudoaleatoriaSecuencia Binaria Seudoaleatoria para mediciones de tasa de Errores etc.

Tenemos la siguiente Matriz:Tenemos la siguiente Matriz: (Figura.3Figura.3) Solo se Representa un Bloque. - Horizontales = = 9 9 Dividido esto en 3 3 BloquesBloques - Cada Horizontal tiene 20 20 Columnas.Columnas. - Cada Columna tiene 33 Casillas Casillas .

- Cada casilla tiene 2424 Bit I Bit I..

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Analisis de un Bloque: Analisis de un Bloque: Compuesto de 3 LíneasCompuesto de 3 Líneas 1ª Línea tiene 1ª Línea tiene 20 Casillas con Bit 20 Casillas con Bit II ( información) ( información) 2ª Línea tiene 2ª Línea tiene 20 Casillas con Bit 20 Casillas con Bit II ( información ) ( información ) 3ª Línea tiene 3ª Línea tiene 19 Casillas con Bit 19 Casillas con Bit II ( información ) ( información )

» La Casilla Nº 20 de la 3La Casilla Nº 20 de la 3aa línea tiene: línea tiene: • Byte Byte II = = 8 Bit 8 Bit II (Informacion)(Informacion)• ByteByte A A = = RRRRRRRRRRRRRRS1S1 • ByteByte BB == S2S2IIIIIIIIIIIIII

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Referencia aReferencia a Fig.3. Lo que se hace, para dar mayor claridad al tema es dividir cada línea del

Contenedor C-3Contenedor C-3 en Bloques de Bytes dando un total de de 3 Bloques.

Cada Bloque = 3 líneas 3 líneas Cada línea = 84 Bytes 84 Bytes

Cada línea esta dividida en casillas de 3 Bytes3 Bytes.

Dentro de la trama encontraremos intercalados Bytes / Bit de:

Relleno FijoRelleno Fijo BitBit R RBit de Control de JustificaciónBit de Control de Justificación BitBit C C

Bit de Oportunidad de JustificaciónBit de Oportunidad de Justificación BitBit S S

Figura.1Figura.1

Introducción S.D.H. Carga del VC-4 con una Señal PDH de 140 Mb/s.

Capacidad Mínima.Capacidad Mínima.

Capacidad Máxima.Capacidad Máxima.

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Recordando y AnalizandoRecordando y Analizando Figura.3Figura.3 tenemos una capacidad total del Contenedor VC-3 de 48,960 Mb/s48,960 Mb/s.

Los Bits no utilizados se ponen de Relleno.

Velocidad Nominal de un tributario de Velocidad Nominal de un tributario de 34 Mb/s Es de34 Mb/s Es de:: 34,368 34,368

Mbit/s.Mbit/s. Para esto deberemos utilizar los Bit Bit SS (2 por bloque). 6 Bit 6 Bit SS por

Trama. Para la velocidad Nominal utilizamos los 33 Bits Bits S2 S2 como InformaciónInformación los otros 3 3 BitsBits S1 S1 restantes serian de

RellenoRelleno. Aquí existe un corrimiento de frecuencia en aumento con respecto a la respecto a la

Velocidad Velocidad Máxima del Máxima del VC-3 de 24 Khz por Trama24 Khz por Trama .

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

También Observaremos un corrimiento de Frecuencia en disminución (Mínima capacidad de Carga) con respecto a la velocidad Nominal

de: 24 Khz por Trama.

Y para un corrimiento máximo tolerado de : 48 Khz/Trama.

Analizando la Figura.3 resulta que en la trama también se introducen:» 2 Bit C1C1 (Control de justificación ) por línea» 2 Bit C2 C2 (Control de justificación ) por línea. Esto seria 6 Bit para S1S1 y 6 Bit

para S2S2 por Bloque, o lo que es Igual:

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Analizando la Figura.3 resulta que en la trama también se introducen 22 22 Bytes Bytes R R (de relleno fijo)(de relleno fijo) por línea dando un total de:

Sumando los Bit de RellenoRelleno R R , Servicio Servicio II Bit Bit SS y Control C tenemos:

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Figura.3Figura.3

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Figura.3 Cont.Figura.3 Cont.

Estructura de una Trama de Estructura de una Trama de 45 Mb/s PDH.45 Mb/s PDH.

Una de las Posibilidades de utilización del VC-3VC-3 es para el transporte de una señal de 45 Mb/s45 Mb/s. Esta señal de 45 Mb/s puede ser una Trama multiplexada de según la PDHPDH

o una Secuencia Binaria SeudoaleatoriaSecuencia Binaria Seudoaleatoria para mediciones de tasa de Errores etc.

De la función de mapeo recomendada por el CCITT para la carga de una señal plesiocrona a 45 Mb/s en el VC‑3 mostrada en la Fig. 4 se deduce que el VC‑3 tiene la capacidad de cargar un número de bits entre un máximo de:

Obtenido imponiendo en cada trama para los bits "S" de la fig. 4 un relleno fijo (S = I) y un mínimo de:

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Obtenido imponiendo en cada trama para los bits "S" de la Fig.4 la carga de bits de información (S = R ).

A: Bytes por columnaB: Número

de columnas que contienen exclusivamente bytes informativos C:

Bits con los que se compone cada byteD: Bits exclusivamente informativos contenidos en la tercera

columna en la Fig.4Fig.4E: Frecuencia de trama STM‑1 F: Totalidad de los bits "S" contenidos en cada

trama

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

y además 44,712 Mb/s de Carga Util tendremos la Capacidad Total del Contenedor Contenedor C-3 Máxima Capacidad=C-3 Máxima Capacidad= 48,384 Mb(s 48,384 Mb(s

Analizando Analizando Figura.4Figura.4 tendremos que la suma de los: tendremos que la suma de los: Bit Bit S S (0.720 Mb/s) (0.720 Mb/s)

-------------------- por Tramapor Trama Bit Bit O O (0,144 Mb/s) (0,144 Mb/s) ---------- ---------- por Trama por Trama Bit Bit C C (0,360 Mb/s) ---------- (0,360 Mb/s) ---------- por Trama por Trama Bit Bit R R

(3,096 Mb/s) ---------- (3,096 Mb/s) ---------- por Trama por Trama Bit Bit I I (44,784 Mb/s) (44,784 Mb/s) ---------------- por Trama por Trama

nos deben dar esta Cantidad de nos deben dar esta Cantidad de 48,38448,384 Mb/s. Mb/s.

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 34 Mb/s.

Introducción S.D.H. Carga del VC-3 con una Señal PDH de 45 Mb/s.

Figura.4 .Figura.4 .

8 R 8 R8 R 8 R 8 I 8 I200 I 200 I 200 IRRC CCRRRRRR CCRROORS

33 2525 33 2525 33 2525

9

C-3POH

184

VC-4VC-4

9

C3 VelocidadC3 Velocidad = 44736 Mbit/s

5I

Bit II Informativos CCCCCCCCCC = 00000 S=I (1ª 4ª Y 7ª Hilera) CCCCCCCCCC = 11111 S=R (1ª 4ª Y 7ª Hilera)

CC = Mensaje de Stuffing. OO = Overhead Bit (= R) RR = Relleno Fijo. SS = Oportunidad de Stuffing.

La Carga puede ser Carga Sincrona Sincrona o bien AsincronaAsincrona. La Fig.5 nos muestra una Carga Asincrona donde los Bits C1 C2 y S1 S2 tienen la Opcion de Introducir Rellenos / Carga Util si existen fluctuaciones de Reloj.

El VC‑12 tiene la capacidad de cargar un número de bits para la segunda variable entre un Mínimo de:

Obtenido, imponiendo en cada trama para los bits "S" de la Fig.5 un relleno fijo (S1 y S2 = RR)) y un máximo de:

Obtenido, imponiendo en cada trama para los bits "S" de la Fig.5 Carga Informativa (S1 y S2 = II)) y un máximo de:

Introducción S.D.H. Carga del Contenedor VC-12.

Aclaraciones.-

Introducción S.D.H. Carga del Contenedor VC-12.

La Fig.6 nos muestra una Carga Sincrona.- Carga Sincrona.-

Como se muestra en la Fig.6 los bits reservados al mensaje de Stuffing: (C1 y C2) son enviados con combinación fija:

C1 = C1 = 11 C2 = C2 = 00

mientras que el Stuffing se produce a nivel nominal enviando, en cada trama un relleno fijo de: S1 = S1 =

RR S2 = S2 = II

permaneciendo inalterado todo el resto.

Introducción S.D.H. Carga del Contenedor VC-12.

Introducción S.D.H. Carga de los Contenedores VC-2 VC-12 y VC-11.

S2 255 I

256 I

256 I

256 I

V 5 V 5 8 R

8 R

8 R8 R

C1 C2C1 C2 OOOO R R

C1 C2C1 C2 OOOO R R8 R

8 R

C1 C2C1 C2 RRRRR S18 R

8 R

V 1V 1

V 4V 4

V 3V 3

V 2V 2

TU-12TU-1236 Bytes

VC-12VC-1235 Bytes

C-12C-1234 Bytes

0. Microsg.

375. Microsg.

250. Microsg.

125. Microsg.

500. Microsg.

Figura.5 .Figura.5 .

Introducción S.D.H. Carga de los Contenedores VC-2 VC-12 y VC-11.

256 I

256 I

256 I

256 I

V 5 V 5 10 RRRRRR

8 R

8 R8 R

1010 OOOO R R

1010 OOOO R R8 R

8 R

1010 RRRRRRR8 R

8 R

V 1V 1

V 4V 4

V 3V 3

V 2V 2

TU-12TU-1236 Bytes

VC-12VC-1235 Bytes

C-12C-1234 Bytes

0. Microsg.

375. Microsg.

250. Microsg.

125. Microsg.

500. Microsg.

Figura.6 .Figura.6 .