Rangkaian Sekuensial

18
Rangkaian Sekuensial Mata Kuliah :Sistem Digital Moh. Furqan, S.Kom Sekolah Tinggi Teknologi Nurul Jadid Program Studi Teknik Informatika

description

Mata Kuliah :Sistem Digital. Rangkaian Sekuensial. Moh. Furqan, S.Kom Sekolah Tinggi Teknologi Nurul Jadid Program Studi Teknik Informatika. Abstract …. Rangkaian sekuensial selain outputnya tergantung keadaan inputnya, juga tergantung pada keadaan outputnya - PowerPoint PPT Presentation

Transcript of Rangkaian Sekuensial

Page 1: Rangkaian Sekuensial

RangkaianSekuensial

Mata Kuliah :Sistem Digital

Moh. Furqan, S.Kom

Sekolah Tinggi Teknologi Nurul JadidProgram Studi Teknik Informatika

Page 2: Rangkaian Sekuensial

Abstract…

• Rangkaian sekuensial selain outputnya tergantung keadaan inputnya, juga tergantung pada keadaan outputnya

• Karenanya, pada rangkaian sekuensial terdapat unit untuk penyimpan untuk mengingat keadaan output sebelumnya

Page 3: Rangkaian Sekuensial

Diagram Blok

Rangkaian Kombinasional

Elemen Penyimpanan

i0

ik

f0

fm

Bit-bit keadaan

Sinyal Sinkronisasi

Page 4: Rangkaian Sekuensial

Flip Flop

• Merupakan sel biner yang mampu menyimpan data 1 bit, sehingga dinamakan pula memori 1 bit

• Memiliki dua buah output:- untuk output dari data yang disimpan- komplemennya

Page 5: Rangkaian Sekuensial

Jenis Flip-Flop

• Set Reset

• S-R Canggih

• JK

• D

• T

Page 6: Rangkaian Sekuensial

FF Set Reset

• Memori yang melakukan penyimpanan data dengan cara memberi sinyal pada input Set dan Reset yang dimilikinya

• FF Ser Reset dapat dibentuk dengan gerbang NOR dan gerbang NAND

Page 7: Rangkaian Sekuensial

Qn=R+Qn-1

Qn=S+Qn-1

Qn=S.Qn-1

Qn=R.Qn-1

Page 8: Rangkaian Sekuensial

INPUT OUTPUT

S R Qn

1 0 1

0 1 0

0 0 Qn-1

1 1 ?

INPUT OUTPUT

S R Qn

1 0 0

0 1 1

0 0 ?

1 1 ?

Page 9: Rangkaian Sekuensial

FF SR Canggih

• Pengembangan dari SR dengan tambahan :- Clock : untuk sinkronisasi/pengaktifan- Preset : memberikan set awal dan aksi tidak terpengaruh clock- Clear : memberikan reset awal dan tidak terpangaruh clock

Page 10: Rangkaian Sekuensial

Rangkaian FF SR Canggih

Page 11: Rangkaian Sekuensial

Ujilah

S R P C

Keadaan awal 0 0 0 0

Antara clock 1 dan 2 0 0 1 0

Clock 2 0 0 0 0

Antara clock 2 dan 3 0 0 0 1

Clock 3 0 0 0 0

Clock 4 1 0 0 0

Clock 5 0 1 0 0

Clock 6 1 0 0 0

Clock 7 1 0 0 0

Clock 8 1 0 0 0

Clock 9 1 0 0 0

Page 12: Rangkaian Sekuensial

Flip Flop JK

• Mengatasi kelemahan S-R yang tidak mendefinisikan output saat S-R tinggi untuk NOR dan S-R rendah untuk NAND

Page 13: Rangkaian Sekuensial
Page 14: Rangkaian Sekuensial

Tabel Kebenaran FF JK

INPUT OUTPUT

J K S=JQn-1 R=KQn-1 Qn-1 Qn Qn KEADAAN

1 0 1 0 0 1 0 SET(Qn=1)1 0 0 0 1 1 0

0 1 0 1 1 0 1 RESET(Qn=0)0 1 0 0 0 0 1

0 0 0 0 0 0 1 TETAP(Qn=Qn-1)0 0 0 0 1 1 0

1 1 1 0 0 1 0 KOMPLEMEN

1 1 0 1 1 0 1 (Qn=Qn-1)

Page 15: Rangkaian Sekuensial

Flip Flop D

• Flip Flop D dibangun dengan menggunakan flip flop R

Page 16: Rangkaian Sekuensial

Tabel Kebenaran

INPUT OUTPUT

D Qn-1 Qn Qn KEADAAN

0 0 0 1 RESET (Qn=0)

0 1 0 1 RESET (Qn=0)

1 0 1 0 SET (Qn=1)

1 1 1 0 SET (Qn=1)

Page 17: Rangkaian Sekuensial

Flip Flop T

• Pengembangan JK • FF JK inputnya

dihubungkan menjadi satu sehingga diperoleh FF yang membalik output sebelumnya jika inputnya tinggi, dan output bernilai tetap jika inputnya rendah

Page 18: Rangkaian Sekuensial

Tabel Kebenaran

INPUT OUTPUT

T Qn-1 Qn Qn KEADAAN

0 0 0 1 Tetap (Qn=Qn-1)

0 1 1 0 Tetap (Qn=Qn-1)

1 0 1 0 Membalik (Qn=Qn-1)

1 1 0 1 Membalik (Qn=Qn-1)